|
Conector - EDGE 44 (Sinclair)
|
| Pin | Señal | Tipo | Descripción |
| 01 | -RFSH | Entrada | Señal de refresco desde el procesador |
| 02 | -ROMCS | Entrada | Habilitación de ROM |
| 03 | -M1 | Entrada | Señal M1 desde el procesador |
| 04 | A4 | Entrada | Bus de direcciones bit 4 |
| 05 | -RESET | Entrada | Señal de reinicio del sistema |
| 06 | A5 | Entrada | Bus de direcciones bit 5 |
| 07 | -BUSREQ | Salida | Requerimiento del BUS |
| 08 | A6 | Entrada | Bus de direcciones bit 6 |
| 09 | -WAIT | Salida | Señal de demora del procesador |
| 10 | A7 | Entrada | Bus de direcciones bit 7 |
| 11 | -BUSACK | Entrada | Señal del procesador para negociación con el BUS |
| 12 | A8 | Entrada | Bus de direcciones bit 8 |
| 13 | -WR | Entrada | Habilitación de escritura |
| 14 | A9 | Entrada | Bus de direcciones bit 9 |
| 15 | -RD | Entrada | Habilitación de lectura |
| 16 | A10 | Entrada | Bus de direcciones bit 10 |
| 17 | -IORQ | Entrada | Requerimiento de entrada / salida del procesador |
| 18 | A11 | Entrada | Bus de direcciones bit 11 |
| 19 | -MREQ | Entrada | Requerimiento a memoria RAM del procesador |
| 20 | A12 | Entrada | Bus de direcciones bit 12 |
| 21 | -HALT | Entrada | Señal -HALT del procesador |
| 22 | A13 | Entrada | Bus de direcciones bit 13 |
| 23 | -NMI | Salida | Señal de interrupción no enmascarada del procesador |
| 24 | A14 | Entrada | Bus de direcciones bit 14 |
| 25 | -INT | Salida | Señal de interrupción al procesador |
| 26 | A15 | Entrada | Bus de direcciones bit 15 |
| 27 | D4 | Entrada/Salida | Bus de datos bit 4 |
| 28 | A3 | Entrada | Bus de direcciones bit 3 |
| 29 | D3 | Entrada/Salida | Bus de datos bit 3 |
| 30 | A2 | Entrada | Bus de direcciones bit 2 |
| 31 | D5 | Entrada/Salida | Bus de datos bit 5 |
| 32 | A1 | Entrada | Bus de direcciones bit 1 |
| 33 | D6 | Entrada/Salida | Bus de datos bit 6 |
| 34 | A0 | Entrada | Bus de direcciones bit 0 |
| 35 | D2 | Entrada/Salida | Bus de datos bit 2 |
| 36 | -CLK | Entrada | Clock del CPU |
| 37 | D1 | Entrada/Salida | Bus de datos bit 1 |
| 38 | GND | Alimentación | |
| 39 | D0 | Entrada/Salida | Bus de datos bit 0 |
| 40 | GND | Alimentación | |
| 41 | -RAMCS | Entrada | Habilitación de RAM |
| 42 | +9v DC | Alimentación | |
| 43 | D7 | Entrada/Salida | Bus de datos bit 7 |
| 44 | +5v DC | Alimentación |
| 01: -RFSH Entrada Señal de refresco desde el procesador |
| 02: -ROMCS Entrada Habilitación de ROM |
| 03: -M1 Entrada Señal M1 desde el procesador |
| 04: A4 Entrada Bus de direcciones bit 4 |
| 05: -RESET Entrada Señal de reinicio del sistema |
| 06: A5 Entrada Bus de direcciones bit 5 |
| 07: -BUSREQ Salida Requerimiento del BUS |
| 08: A6 Entrada Bus de direcciones bit 6 |
| 09: -WAIT Salida Señal de demora del procesador |
| 10: A7 Entrada Bus de direcciones bit 7 |
| 11: -BUSACK Entrada Señal del procesador para negociación con el BUS |
| 12: A8 Entrada Bus de direcciones bit 8 |
| 13: -WR Entrada Habilitación de escritura |
| 14: A9 Entrada Bus de direcciones bit 9 |
| 15: -RD Entrada Habilitación de lectura |
| 16: A10 Entrada Bus de direcciones bit 10 |
| 17: -IORQ Entrada Requerimiento de entrada / salida del procesador |
| 18: A11 Entrada Bus de direcciones bit 11 |
| 19: -MREQ Entrada Requerimiento a memoria RAM del procesador |
| 20: A12 Entrada Bus de direcciones bit 12 |
| 21: -HALT Entrada Señal -HALT del procesador |
| 22: A13 Entrada Bus de direcciones bit 13 |
| 23: -NMI Salida Señal de interrupción no enmascarada del procesador |
| 24: A14 Entrada Bus de direcciones bit 14 |
| 25: -INT Salida Señal de interrupción al procesador |
| 26: A15 Entrada Bus de direcciones bit 15 |
| 27: D4 Entrada/Salida Bus de datos bit 4 |
| 28: A3 Entrada Bus de direcciones bit 3 |
| 29: D3 Entrada/Salida Bus de datos bit 3 |
| 30: A2 Entrada Bus de direcciones bit 2 |
| 31: D5 Entrada/Salida Bus de datos bit 5 |
| 32: A1 Entrada Bus de direcciones bit 1 |
| 33: D6 Entrada/Salida Bus de datos bit 6 |
| 34: A0 Entrada Bus de direcciones bit 0 |
| 35: D2 Entrada/Salida Bus de datos bit 2 |
| 36: -CLK Entrada Clock del CPU |
| 37: D1 Entrada/Salida Bus de datos bit 1 |
| 38: GND Alimentación |
| 39: D0 Entrada/Salida Bus de datos bit 0 |
| 40: GND Alimentación |
| 41: -RAMCS Entrada Habilitación de RAM |
| 42: +9v DC Alimentación |
| 43: D7 Entrada/Salida Bus de datos bit 7 |
| 44: +5v DC Alimentación |
